Datos de la tesis doctoral

Facultad de Informática

Volver atrás

- no title specified
     
 

DATOS DE LA TESIS

   
 

Titulo

Gestión de jerarquías de memoria híbridas a nivel

de sistema (System Level Management of

Hybrid Memory Systems)

  
 

Doctorando

Komalan Manu Perumkunnil

  
 

Director(es)

José Ignacio Gómez Pérez, Christian Tenllado y Francky Catthoor

  
 

Universidad

Universidad Complutense de Madrid

  
 

Año de lectura

2017

  
 

Doctorado europeo (si/no)

  
     
 

Publicaciones de la tesis

   
     
 

a) Revistas

   
     
 

AUTORES

Manu Perumkunnil Komalan, José Ignacio Gómez Pérez, Christian Tenllado,

José Miguel Montañana, Antonio Artés, José Francisco Tirado Fernández,

Francky Catthoor

  
 

Nº DE AUTORES

7

  
 

TÍTULO

Design exploration of a NVM based hybrid instruction

memory organization for embedded platforms

  
 

CLAVE (Artículo, Artículo de revisión, editor)

Artículo

  
 

NOMBRE DE LA REVISTA

Design Automation of Embedded Systems

  
 

VOLUMEN

17

  
 

PÁGINAS

DESDE 459

  
 

HASTA 483

  
 

EDITORIAL

Springer

  
 

PAÍS DE PUBLICACIÓN

Estados Unidos

  
 

AÑO DE PUBLICACIÓN

2013

  
 

ISSN

0929-5585

  
 

INDICIOS DE CALIDAD

AREA de JCR: COMPUTER SCIENCE, HARDWARE & ARCHITECTURE

  
 

ÍNDICE DE IMPACTO: = 0.341

  
 

POSICIÓN QUE OCUPA LA REVISTA EN EL ÁREA:

  
 

Nº DE REVISTAS EN EL ÁREA:

  
 

Nº DE CITAS (si se sabe, excl. autocitas):

  
 

OTROS INDICIOS (si se sabe):

  
     
 

b) Ponencias

   
     
 

AUTORES

Manu Perumkunnil Komalan, José Ignacio Gómez Pérez, Christian Tenllado, Antonio Artés, Matthias Hartmann and Francky Catthoor

  
 

TÍTULO

System level exploration of Resistive-RAM

(ReRAM) based hybrid Instruction Memory

Organization

  
 

ENTIDAD ORGANIZADORA

Tampere University, Finland/ IEEE

  
 

CONGRESO:

Memory Architecture and Organization Workshop (MeAOW) 2012 , ESWeek

  
 

TIPO DE PARTICIPACIÓN (Ponencia (paper), ponencia invitada (inv spaker), poster, otro)

Paper, ponencia y poster

  
 

ISSN/ISBN

   
 

VOLUMEN

2

  
 

PÁGINAS

   
    
 

LUGAR DE CELEBRACIÓN

Tampere, Finlandia

  
 

FECHA DE CELEBRACIÓN

10/12

  
 

INDICIOS DE CALIDAD

Nombre del ranking donde se incluye el congreso:

  
 

Categoría del congreso (si existe; p.ej. A, A+):

  
 

Posición del congreso en el ranking (si existe):

  
 

Nº de congresos en el ranking (si existe):

  
 

Nº DE CITAS (si se sabe, excl. autocitas): 3

  
 

OTROS INDICIOS (si se sabe):

  
     
 

AUTORES

M. Komalan, J. Gómez, C. Tenllado, M. Hartmann, P. Raghavan,

and F. Catthoor

  
 

TÍTULO

Feasibility Exploration of NVM based I-Cache

through MSHR Enhancements

  
 

ENTIDAD ORGANIZADORA

TU Dresden, Germany / IEEE

  
 

CONGRESO:

Design, Automation Test in Europe Conference Exhibition (DATE) 2014

  
 

TIPO DE PARTICIPACIÓN (Ponencia (paper), ponencia invitada (inv spaker), poster, otro)

Ponencia - Paper

  
 

ISSN/ISBN

   
 

VOLUMEN

   
 

PÁGINAS

DESDE 21:1

  
 

HASTA 21:6

  
 

LUGAR DE CELEBRACIÓN

Dresden, Alemania

  
 

FECHA DE CELEBRACIÓN

04/14

  
 

INDICIOS DE CALIDAD

Nombre del ranking donde se incluye el congreso: CORE/ Computer Science Conference Ranking/ guide2research

  
 

Categoría del congreso (si existe; p.ej. A, A+): A / Rank 2

  
 

Posición del congreso en el ranking (si existe):

  
 

Nº de congresos en el ranking (si existe):

  
 

Nº DE CITAS (si se sabe, excl. autocitas): 6

  
 

OTROS INDICIOS (si se sabe): Conferencia incluída en el primer tercio del ranking elbaorado por Citeseer

  
     
 

AUTORES

M. Komalan, J. Gómez, C. Tenllado, José Francisco Tirado Fernández

and F. Catthoor

  
 

TÍTULO

System level exploration of a STT-MRAM based Level 1 Data-Cache

  
 

ENTIDAD ORGANIZADORA

CEA LETI / IEEE

  
 

CONGRESO:

Design, Automation Test in Europe Conference Exhibition (DATE) 2015

  
 

TIPO DE PARTICIPACIÓN (Ponencia (paper), ponencia invitada (inv spaker), poster, otro)

Ponencia - paper

  
 

ISSN/ISBN

978-3-9815370-4-8

  
 

VOLUMEN

   
 

PÁGINAS

DESDE 1311

  
 

HASTA 1316

  
 

LUGAR DE CELEBRACIÓN

Grenoble, Francia

  
 

FECHA DE CELEBRACIÓN

03/15

  
 

INDICIOS DE CALIDAD

Nombre del ranking donde se incluye el congreso:  CORE / Computer Science Conference Ranking/ guide2research

  
 

Categoría del congreso (si existe; p.ej. A, A+): A  / Rank 2

  
 

Posición del congreso en el ranking (si existe):

  
 

Nº de congresos en el ranking (si existe):

  
 

Nº DE CITAS (si se sabe, excl. autocitas): 5

  
 

OTROS INDICIOS (si se sabe): Conferencia incluída en el primer tercio del ranking elbaorado por Citeseer

  
     
 

AUTORES

Manu Komalan, Sushil Sakhare, Trong Huynh Bao , Siddharth Rao,

Woojin Kim, Christian Tenllado, José Ignacio Gómez, Gouri Sankar

Kar, Arnaud Furnemont and Francky Catthoor

  
 

TÍTULO

Cross-layer design and analysis of a low power, high density STT-MRAM for embedded systems

  
 

ENTIDAD ORGANIZADORA

IEEE / University of Maryland

  
 

CONGRESO:

IEEE International Symposium on Circuits and Systems (ISCAS) 2017

  
 

TIPO DE PARTICIPACIÓN (Ponencia (paper), ponencia invitada (inv spaker), poster, otro)

Ponencia - paper

  
 

ISSN/ISBN

   
 

VOLUMEN

   
 

PÁGINAS

DESDE

  
 

HASTA

  
 

LUGAR DE CELEBRACIÓN

Baltimore, Estados Unidos

  
 

FECHA DE CELEBRACIÓN

05/17

  
 

INDICIOS DE CALIDAD

Nombre del ranking donde se incluye el congreso: CORE / Computer Science Conference Ranking/ guide2research

  
 

Categoría del congreso (si existe; p.ej. A, A+): B / Rank 3

  
 

Posición del congreso en el ranking (si existe):

  
 

Nº de congresos en el ranking (si existe):

  
 

Nº DE CITAS (si se sabe, excl. autocitas):

  
 

OTROS INDICIOS (si se sabe):

  
     
 

c) Patentes

   
     
 

INVENTORES

Francky Catthoor, Manu Perumkunnil Komalan, Stefan Cosemans

  
 

TÍTULO

Method and device to reduce leakage and dynamic energy consumption in high-speed memories

  
 

Nº DE SOLICITUD

14/163,666

  
 

FECHA SOLICITUD

01/14

  
 

DESCRIPCIÓN BREVE DE SU CONTENIDO

Desarrollar una matriz RAM resistiva y optimizarlo

  
 

OBJETIVOS

   
 

PAÍS DE PRIORIDAD

   
 

Nº DE PATENTE

US 2014/0289457 A1, EP2737407A1, WO2013014111A1

  
 

FECHA DE CONCESIÓN

9/25/2014

  
 

ENTIDAD TITULAR

IMEC

  
 

PAÍSES A LOS QUE SE HA EXTENDIDO (8)

AE,AG,AL,AM,AT,AU,AZ,BA,…ES,...US

  
 

TIPO DE PROTECCIÓN DE LA PATENTE

   
 

EMPRESAS QUE LA ESTÁN EXPLOTANDO

IMEC

  
     
 

INVENTORES

 F. Catthoor, Praveen Raghavan, Matthias Hartmann, KManu Perumkunnil Komalan, J.I. Gómez, Christian Tenllado

  
 

TÍTULO

Low Layer Memory for a computing platform

  
 

Nº DE SOLICITUD

EP15186601

  
 

FECHA SOLICITUD

09/15

  
 

DESCRIPCIÓN BREVE DE SU CONTENIDO

Organización de cache NVM para reducir la penalización de acceso de lectura

  
 

OBJETIVOS

   
 

PAÍS DE PRIORIDAD

BE

  
 

Nº DE PATENTE

   
 

FECHA DE CONCESIÓN

   
 

ENTIDAD TITULAR

IMEC

  
 

PAÍSES A LOS QUE SE HA EXTENDIDO (8)

EU

  
 

TIPO DE PROTECCIÓN DE LA PATENTE

   
 

EMPRESAS QUE LA ESTÁN EXPLOTANDO

IMEC